source: arduino-1-6-7/trunk/fuentes/arduino-ide-amd64/hardware/tools/avr/avr/include/avr/io8535.h @ 4837

Last change on this file since 4837 was 4837, checked in by daduve, 3 years ago

Adding new version

File size: 14.3 KB
Line 
1/* Copyright (c) 2002, Marek Michalkiewicz
2   All rights reserved.
3
4   Redistribution and use in source and binary forms, with or without
5   modification, are permitted provided that the following conditions are met:
6
7   * Redistributions of source code must retain the above copyright
8     notice, this list of conditions and the following disclaimer.
9
10   * Redistributions in binary form must reproduce the above copyright
11     notice, this list of conditions and the following disclaimer in
12     the documentation and/or other materials provided with the
13     distribution.
14
15   * Neither the name of the copyright holders nor the names of
16     contributors may be used to endorse or promote products derived
17     from this software without specific prior written permission.
18
19  THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
20  AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
21  IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
22  ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
23  LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
24  CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
25  SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
26  INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
27  CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
28  ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
29  POSSIBILITY OF SUCH DAMAGE. */
30
31/* $Id: io8535.h 2225 2011-03-02 16:27:26Z arcanum $ */
32
33/* avr/io8535.h - definitions for AT90S8535 */
34
35#ifndef _AVR_IO8535_H_
36#define _AVR_IO8535_H_ 1
37
38/* This file should only be included from <avr/io.h>, never directly. */
39
40#ifndef _AVR_IO_H_
41#  error "Include <avr/io.h> instead of this file."
42#endif
43
44#ifndef _AVR_IOXXX_H_
45#  define _AVR_IOXXX_H_ "io8535.h"
46#else
47#  error "Attempt to include more than one <avr/ioXXX.h> file."
48#endif
49
50/* I/O registers */
51
52/* ADC Data register */
53#ifndef __ASSEMBLER__
54#define ADC     _SFR_IO16(0x04)
55#endif
56#define ADCW    _SFR_IO16(0x04)
57#define ADCL    _SFR_IO8(0x04)
58#define ADCH    _SFR_IO8(0x05)
59
60/* ADC Control and Status Register */
61#define ADCSR   _SFR_IO8(0x06)
62
63/* ADC MUX */
64#define ADMUX   _SFR_IO8(0x07)
65
66/* Analog Comparator Control and Status Register */
67#define ACSR    _SFR_IO8(0x08)
68
69/* UART Baud Rate Register */
70#define UBRR    _SFR_IO8(0x09)
71
72/* UART Control Register */
73#define UCR     _SFR_IO8(0x0A)
74
75/* UART Status Register */
76#define USR     _SFR_IO8(0x0B)
77
78/* UART I/O Data Register */
79#define UDR     _SFR_IO8(0x0C)
80
81/* SPI Control Register */
82#define SPCR    _SFR_IO8(0x0D)
83
84/* SPI Status Register */
85#define SPSR    _SFR_IO8(0x0E)
86
87/* SPI I/O Data Register */
88#define SPDR    _SFR_IO8(0x0F)
89
90/* Input Pins, Port D */
91#define PIND    _SFR_IO8(0x10)
92
93/* Data Direction Register, Port D */
94#define DDRD    _SFR_IO8(0x11)
95
96/* Data Register, Port D */
97#define PORTD   _SFR_IO8(0x12)
98
99/* Input Pins, Port C */
100#define PINC    _SFR_IO8(0x13)
101
102/* Data Direction Register, Port C */
103#define DDRC    _SFR_IO8(0x14)
104
105/* Data Register, Port C */
106#define PORTC   _SFR_IO8(0x15)
107
108/* Input Pins, Port B */
109#define PINB    _SFR_IO8(0x16)
110
111/* Data Direction Register, Port B */
112#define DDRB    _SFR_IO8(0x17)
113
114/* Data Register, Port B */
115#define PORTB   _SFR_IO8(0x18)
116
117/* Input Pins, Port A */
118#define PINA    _SFR_IO8(0x19)
119
120/* Data Direction Register, Port A */
121#define DDRA    _SFR_IO8(0x1A)
122
123/* Data Register, Port A */
124#define PORTA   _SFR_IO8(0x1B)
125
126/* EEPROM Control Register */
127#define EECR    _SFR_IO8(0x1C)
128
129/* EEPROM Data Register */
130#define EEDR    _SFR_IO8(0x1D)
131
132/* EEPROM Address Register */
133#define EEAR    _SFR_IO16(0x1E)
134#define EEARL   _SFR_IO8(0x1E)
135#define EEARH   _SFR_IO8(0x1F)
136
137/* Watchdog Timer Control Register */
138#define WDTCR   _SFR_IO8(0x21)
139
140/* Asynchronous mode Status Register */
141#define ASSR    _SFR_IO8(0x22)
142
143/* Timer/Counter2 Output Compare Register */
144#define OCR2    _SFR_IO8(0x23)
145
146/* Timer/Counter 2 */
147#define TCNT2   _SFR_IO8(0x24)
148
149/* Timer/Counter 2 Control Register */
150#define TCCR2   _SFR_IO8(0x25)
151
152/* T/C 1 Input Capture Register */
153#define ICR1    _SFR_IO16(0x26)
154#define ICR1L   _SFR_IO8(0x26)
155#define ICR1H   _SFR_IO8(0x27)
156
157/* Timer/Counter1 Output Compare Register B */
158#define OCR1B   _SFR_IO16(0x28)
159#define OCR1BL  _SFR_IO8(0x28)
160#define OCR1BH  _SFR_IO8(0x29)
161
162/* Timer/Counter1 Output Compare Register A */
163#define OCR1A   _SFR_IO16(0x2A)
164#define OCR1AL  _SFR_IO8(0x2A)
165#define OCR1AH  _SFR_IO8(0x2B)
166
167/* Timer/Counter 1 */
168#define TCNT1   _SFR_IO16(0x2C)
169#define TCNT1L  _SFR_IO8(0x2C)
170#define TCNT1H  _SFR_IO8(0x2D)
171
172/* Timer/Counter 1 Control and Status Register */
173#define TCCR1B  _SFR_IO8(0x2E)
174
175/* Timer/Counter 1 Control Register */
176#define TCCR1A  _SFR_IO8(0x2F)
177
178/* Timer/Counter 0 */
179#define TCNT0   _SFR_IO8(0x32)
180
181/* Timer/Counter 0 Control Register */
182#define TCCR0   _SFR_IO8(0x33)
183
184/* MCU general Status Register */
185#define MCUSR   _SFR_IO8(0x34)
186
187/* MCU general Control Register */
188#define MCUCR   _SFR_IO8(0x35)
189
190/* Timer/Counter Interrupt Flag register */
191#define TIFR    _SFR_IO8(0x38)
192
193/* Timer/Counter Interrupt MaSK register */
194#define TIMSK   _SFR_IO8(0x39)
195
196/* General Interrupt Flag Register */
197#define GIFR    _SFR_IO8(0x3A)
198
199/* General Interrupt MaSK register */
200#define GIMSK   _SFR_IO8(0x3B)
201
202/* 0x3D..0x3E SP */
203
204/* 0x3F SREG */
205
206/* Interrupt vectors */
207
208/* External Interrupt 0 */
209#define INT0_vect_num           1
210#define INT0_vect                       _VECTOR(1)
211#define SIG_INTERRUPT0                  _VECTOR(1)
212
213/* External Interrupt 1 */
214#define INT1_vect_num           2
215#define INT1_vect                       _VECTOR(2)
216#define SIG_INTERRUPT1                  _VECTOR(2)
217
218/* Timer/Counter2 Compare Match */
219#define TIMER2_COMP_vect_num    3
220#define TIMER2_COMP_vect                _VECTOR(3)
221#define SIG_OUTPUT_COMPARE2             _VECTOR(3)
222
223/* Timer/Counter2 Overflow */
224#define TIMER2_OVF_vect_num             4
225#define TIMER2_OVF_vect                 _VECTOR(4)
226#define SIG_OVERFLOW2                   _VECTOR(4)
227
228/* Timer/Counter1 Capture Event */
229#define TIMER1_CAPT_vect_num    5
230#define TIMER1_CAPT_vect                _VECTOR(5)
231#define SIG_INPUT_CAPTURE1              _VECTOR(5)
232
233/* Timer/Counter1 Compare Match A */
234#define TIMER1_COMPA_vect_num   6
235#define TIMER1_COMPA_vect               _VECTOR(6)
236#define SIG_OUTPUT_COMPARE1A            _VECTOR(6)
237
238/* Timer/Counter1 Compare Match B */
239#define TIMER1_COMPB_vect_num   7
240#define TIMER1_COMPB_vect               _VECTOR(7)
241#define SIG_OUTPUT_COMPARE1B            _VECTOR(7)
242
243/* Timer/Counter1 Overflow */
244#define TIMER1_OVF_vect_num             8
245#define TIMER1_OVF_vect                 _VECTOR(8)
246#define SIG_OVERFLOW1                   _VECTOR(8)
247
248/* Timer/Counter0 Overflow */
249#define TIMER0_OVF_vect_num             9
250#define TIMER0_OVF_vect                 _VECTOR(9)
251#define SIG_OVERFLOW0                   _VECTOR(9)
252
253/* SPI Serial Transfer Complete */
254#define SPI_STC_vect_num                10
255#define SPI_STC_vect                    _VECTOR(10)
256#define SIG_SPI                         _VECTOR(10)
257
258/* UART, RX Complete */
259#define UART_RX_vect_num                11
260#define UART_RX_vect                    _VECTOR(11)
261#define SIG_UART_RECV                   _VECTOR(11)
262
263/* UART Data Register Empty */
264#define UART_UDRE_vect_num              12
265#define UART_UDRE_vect                  _VECTOR(12)
266#define SIG_UART_DATA                   _VECTOR(12)
267
268/* UART, TX Complete */
269#define UART_TX_vect_num                13
270#define UART_TX_vect                    _VECTOR(13)
271#define SIG_UART_TRANS                  _VECTOR(13)
272
273/* ADC Conversion Complete */
274#define ADC_vect_num            14
275#define ADC_vect                        _VECTOR(14)
276#define SIG_ADC                         _VECTOR(14)
277
278/* EEPROM Ready */
279#define EE_RDY_vect_num         15
280#define EE_RDY_vect                     _VECTOR(15)
281#define SIG_EEPROM_READY                _VECTOR(15)
282
283/* Analog Comparator */
284#define ANA_COMP_vect_num               16
285#define ANA_COMP_vect                   _VECTOR(16)
286#define SIG_COMPARATOR                  _VECTOR(16)
287
288#define _VECTORS_SIZE 34
289
290/*
291   The Register Bit names are represented by their bit number (0-7).
292*/
293
294/* MCU general Status Register */
295#define    EXTRF       1
296#define    PORF        0
297
298/* General Interrupt MaSK register */
299#define    INT1        7
300#define    INT0        6
301
302/* General Interrupt Flag Register */
303#define    INTF1       7
304#define    INTF0       6
305
306/* Timer/Counter Interrupt MaSK register */
307#define    OCIE2       7
308#define    TOIE2       6
309#define    TICIE1      5
310#define    OCIE1A      4
311#define    OCIE1B      3
312#define    TOIE1       2
313#define    TOIE0       0
314
315/* Timer/Counter Interrupt Flag register */
316#define    OCF2         7
317#define    TOV2         6
318#define    ICF1         5
319#define    OCF1A        4
320#define    OCF1B        3
321#define    TOV1         2
322#define    TOV0         0
323
324/* MCU general Control Register */
325#define    SE           6
326#define    SM1          5
327#define    SM0          4
328#define    ISC11        3
329#define    ISC10        2
330#define    ISC01        1
331#define    ISC00        0
332
333/* Timer/Counter 0 Control Register */
334#define    CS02         2
335#define    CS01         1
336#define    CS00         0
337
338/* Timer/Counter 1 Control Register */
339#define    COM1A1       7
340#define    COM1A0       6
341#define    COM1B1       5
342#define    COM1B0       4
343#define    PWM11        1
344#define    PWM10        0
345
346/* Timer/Counter 1 Control and Status Register */
347#define    ICNC1        7
348#define    ICES1        6
349#define    CTC1         3
350#define    CS12         2
351#define    CS11         1
352#define    CS10         0
353
354/* Timer/Counter 2 Control Register */
355#define    PWM2         6
356#define    COM21        5
357#define    COM20        4
358#define    CTC2         3
359#define    CS22         2
360#define    CS21         1
361#define    CS20         0
362
363/* Asynchronous mode Status Register */
364#define    AS2          3
365#define    TCN2UB       2
366#define    OCR2UB       1
367#define    TCR2UB       0
368
369/* Watchdog Timer Control Register */
370#define    WDTOE        4
371#define    WDE          3
372#define    WDP2         2
373#define    WDP1         1
374#define    WDP0         0
375
376/* Data Register, Port A */
377#define    PA7      7
378#define    PA6      6
379#define    PA5      5
380#define    PA4      4
381#define    PA3      3
382#define    PA2      2
383#define    PA1      1
384#define    PA0      0
385
386/* Data Direction Register, Port A */
387#define    DDA7     7
388#define    DDA6     6
389#define    DDA5     5
390#define    DDA4     4
391#define    DDA3     3
392#define    DDA2     2
393#define    DDA1     1
394#define    DDA0     0
395
396/* Input Pins, Port A */
397#define    PINA7    7
398#define    PINA6    6
399#define    PINA5    5
400#define    PINA4    4
401#define    PINA3    3
402#define    PINA2    2
403#define    PINA1    1
404#define    PINA0    0
405
406/* Data Register, Port B */
407#define    PB7      7
408#define    PB6      6
409#define    PB5      5
410#define    PB4      4
411#define    PB3      3
412#define    PB2      2
413#define    PB1      1
414#define    PB0      0
415
416/* Data Direction Register, Port B */
417#define    DDB7     7
418#define    DDB6     6
419#define    DDB5     5
420#define    DDB4     4
421#define    DDB3     3
422#define    DDB2     2
423#define    DDB1     1
424#define    DDB0     0
425
426/* Input Pins, Port B */
427#define    PINB7    7
428#define    PINB6    6
429#define    PINB5    5
430#define    PINB4    4
431#define    PINB3    3
432#define    PINB2    2
433#define    PINB1    1
434#define    PINB0    0
435
436/* Data Register, Port C */
437#define    PC7      7
438#define    PC6      6
439#define    PC5      5
440#define    PC4      4
441#define    PC3      3
442#define    PC2      2
443#define    PC1      1
444#define    PC0      0
445
446/* Data Direction Register, Port C */
447#define    DDC7     7
448#define    DDC6     6
449#define    DDC5     5
450#define    DDC4     4
451#define    DDC3     3
452#define    DDC2     2
453#define    DDC1     1
454#define    DDC0     0
455
456/* Input Pins, Port C */
457#define    PINC7    7
458#define    PINC6    6
459#define    PINC5    5
460#define    PINC4    4
461#define    PINC3    3
462#define    PINC2    2
463#define    PINC1    1
464#define    PINC0    0
465
466/* Data Register, Port D */
467#define    PD7      7
468#define    PD6      6
469#define    PD5      5
470#define    PD4      4
471#define    PD3      3
472#define    PD2      2
473#define    PD1      1
474#define    PD0      0
475
476/* Data Direction Register, Port D */
477#define    DDD7     7
478#define    DDD6     6
479#define    DDD5     5
480#define    DDD4     4
481#define    DDD3     3
482#define    DDD2     2
483#define    DDD1     1
484#define    DDD0     0
485
486/* Input Pins, Port D */
487#define    PIND7     7
488#define    PIND6     6
489#define    PIND5     5
490#define    PIND4     4
491#define    PIND3     3
492#define    PIND2     2
493#define    PIND1     1
494#define    PIND0     0
495
496/* SPI Control Register */
497#define    SPIE     7
498#define    SPE     6
499#define    DORD     5
500#define    MSTR     4
501#define    CPOL     3
502#define    CPHA     2
503#define    SPR1     1
504#define    SPR0     0
505
506/* SPI Status Register */
507#define    SPIF     7
508#define    WCOL     6
509
510/* UART Status Register */
511#define    RXC      7
512#define    TXC      6
513#define    UDRE     5
514#define    FE       4
515#define    DOR      3
516
517/* UART Control Register */
518#define    RXCIE    7
519#define    TXCIE    6
520#define    UDRIE    5
521#define    RXEN     4
522#define    TXEN     3
523#define    CHR9     2
524#define    RXB8     1
525#define    TXB8     0
526
527/* Analog Comparator Control and Status Register */
528#define    ACD      7
529#define    ACO      5
530#define    ACI      4
531#define    ACIE     3
532#define    ACIC     2
533#define    ACIS1    1
534#define    ACIS0    0
535
536/* ADC MUX */
537#define    MUX2     2
538#define    MUX1     1
539#define    MUX0     0
540
541/* ADC Control and Status Register */
542#define    ADEN     7
543#define    ADSC     6
544#define    ADFR     5
545#define    ADIF     4
546#define    ADIE     3
547#define    ADPS2    2
548#define    ADPS1    1
549#define    ADPS0    0
550
551/* EEPROM Control Register */
552#define    EERIE    3
553#define    EEMWE    2
554#define    EEWE     1
555#define    EERE     0
556
557/* Constants */
558#define RAMSTART   0x60
559#define RAMEND     0x25F    /*Last On-Chip SRAM location*/
560#define XRAMEND    RAMEND
561#define E2END      0x1FF
562#define E2PAGESIZE 0
563#define FLASHEND   0x1FFF
564
565
566/* Fuses */
567#define FUSE_MEMORY_SIZE 1
568
569/* Low Fuse Byte */
570#define FUSE_SPIEN (unsigned char)~_BV(1)  /* Serial Program Downloading Enabled */
571#define FUSE_FSTRT (unsigned char)~_BV(2)  /* Short Start-up time selected */
572#define LFUSE_DEFAULT (0xFF)
573
574
575/* Lock Bits */
576#define __LOCK_BITS_EXIST
577
578
579/* Signature */
580#define SIGNATURE_0 0x1E
581#define SIGNATURE_1 0x93
582#define SIGNATURE_2 0x03
583
584#define SLEEP_MODE_IDLE         0
585#define SLEEP_MODE_ADC          _BV(SM0)
586#define SLEEP_MODE_PWR_DOWN     _BV(SM1)
587#define SLEEP_MODE_PWR_SAVE     (_BV(SM0) | _BV(SM1))
588
589#endif /* _AVR_IO8535_H_ */
Note: See TracBrowser for help on using the repository browser.